The MUZE Family of
Z8 Microcontrollers
M
AXIMUM
M
EMORY WITH
UART
AND
Z
I
LOG E
XPANDABLE
EPROM
Product Specification
PRELIMINARY
PS004005-1100
ZiLOG Worldwide Headquarters • 910 E. Hamilton Avenue • Campbell, CA 95008
Telephone: 408.558.8500 • Fax: 408.558.8300 •
www.ZiLOG.com
©2000 by ZiLOG, Inc. All rights reserved. Information in this publication concerning the devices, applica-
tions, or technology described is intended to suggest possible uses and may be superseded. ZiLOG, INC.
DOES NOT ASSUME LIABILITY FOR OR PROVIDE A REPRESENTATION OF ACCURACY OF
THE INFORMATION, DEVICES, OR TECHNOLOGY DESCRIBED IN THIS DOCUMENT. ZiLOG
ALSO DOES NOT ASSUME LIABILITY FOR INTELLECTUAL PROPERTY INFRINGEMENT
RELATED IN ANY MANNER TO USE OF INFORMATION, DEVICES, OR TECHNOLOGY
DESCRIBED HEREIN OR OTHERWISE. Except with the express written approval of ZiLOG, use of
information, devices, or technology as critical components of life support systems is not authorized. No
licenses are conveyed, implicitly or otherwise, by this document under any intellectual property rights.
P R E L I M I N A R Y
PS004005-1100
Z86E12X/Z86E13X/Z86E14X
The MUZE Family of Z8 Microcontrollers
iii
Table of Contents
Architectural Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
MUZE Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
Pin Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
Pin Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Expanded Register File, Bank 0h . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ASCI Registers—Expanded Register File, Bank Ah . . . . . . . . . . . . . . . . . .
Expanded Register File, Bank Fh . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
50
50
61
67
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
DC Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
AC Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
Standard Test Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
Capacitance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
One-Time Programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Universal Asynchronous Receiver/Transmitter . . . . . . . . . . . . . . . . . . . . . . . . 105
ASCI Key Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
ASCI Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
In-Circuit Serial Programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
In-Circuit Serial Programming Block Diagram . . . . . . . . . . . . . . . . . . . . . . 125
Packaging . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
Ordering Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
Part Number Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
Precharacterization Product . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
Document Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
Document Number Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
Change Log . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
Customer Feedback Form . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MUZE Product Specification . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Customer Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Product Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Return Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Problem Description or Suggestion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
136
136
136
136
136
136
PS004005-1100
P R E L I M I N A R Y
Z86E12X/Z86E13X/Z86E14X
The MUZE Family of Z8 Microcontrollers
iv
List of Figures
Figure 1.
Figure 2.
Figure 3.
Figure 4.
Figure 5.
Figure 6.
Figure 7.
Figure 8.
Figure 9.
Figure 10.
Figure 11.
Figure 12.
Figure 13.
Figure 14.
Figure 15.
Figure 16.
Figure 17.
Figure 18.
Figure 19.
Figure 20.
Figure 21.
Figure 22.
Figure 23.
Figure 24.
Figure 25.
Figure 26.
Figure 27.
Figure 28.
Figure 29.
Figure 30.
Figure 31.
Figure 32.
Figure 33.
Figure 34.
MUZE Functional Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
20-Pin DIP/SOIC Pin Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . 5
20-Pin DIP/SOIC Pin Configuration—ICSP Mode . . . . . . . . . . . . . . . 6
28-Pin DIP/SOIC Pin Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . 7
28-Pin DIP/SOIC Pin Configuration—ICSP Mode . . . . . . . . . . . . . . . 9
40-Pin DIP/SOIC Pin Configuration . . . . . . . . . . . . . . . . . . . . . . . . . 11
40-Pin DIP/SOIC Pin Configuration—ICSP Mode . . . . . . . . . . . . . . 13
44-Pin PQFP Pin Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
44-Pin PQFP Pin Configuration—ICSP Mode . . . . . . . . . . . . . . . . . 17
Port 0 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Port 1 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Port 2 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Port 3 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Port 3 Configuration—PCON Register Detail . . . . . . . . . . . . . . . . . 27
Program Memory Map for the MUZE Family . . . . . . . . . . . . . . . . . . 30
Data Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Register Pointer—Detail . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Expanded Register File Architecture . . . . . . . . . . . . . . . . . . . . . . . . 35
Counter/Timer Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Oscillator Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Stop-Mode Recovery Source . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Resets and Watch-Dog Timer Example . . . . . . . . . . . . . . . . . . . . . 48
Typical Low-Voltage Protection vs. Temperature . . . . . . . . . . . . . . 49
Interrupt Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
External I/O or Memory Read and Write Timing . . . . . . . . . . . . . . . 86
Additional Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Input Handshake Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 97
Output Handshake Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Test Load Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
Receive Data Register FIFO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
FIFO Overrun Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
Clear FIFO Overrun Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
ASCI Interface Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
ASCI Serial Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
PS004005-1100
P R E L I M I N A R Y
Z86E12X/Z86E13X/Z86E14X
The MUZE Family of Z8 Microcontrollers
v
Figure 35.
Figure 36.
Figure 37.
Figure 38.
Figure 39.
Figure 40.
Figure 41.
Figure 42.
Figure 43.
Multiprocessor Mode Serial Data Format . . . . . . . . . . . . . . . . . . .
ICSP Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ICSP Connectivity . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
20-Pin DIP Package Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . .
20-Pin SOIC Package Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . .
28-Pin DIP Package Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . .
28-Pin SOIC Package Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . .
40-Pin DIP Package Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . .
44-Pin PQFP Package Diagram . . . . . . . . . . . . . . . . . . . . . . . . . .
115
125
126
127
128
129
130
131
132
PS004005-1100
P R E L I M I N A R Y