U2739M-A
DAB One-Chip Channel- and Source Decoder
Description
The U2739M-A is an integrated circuit in advanced
CMOS technology for demodulation and decoding of a
DAB signal according to ETS 300 401. The channel
decoder part includes the main features OFDM
demodulation & decoding and time & frequency synchro-
nization algorithms, using the embedded OAK DSP core.
The source decoder consists of an audio and a data
decoder part. The audio source decoder supports
ISO MPEG 1,2 layer 2 and the data decoder offers
2 independent packet mode decoders.
Several standard interfaces, like I
2
C/L3, I
2
S or RDI are
implemented to offer a flexible utilization.
Moreover the U2739M-A includes a mechanism to
replace respectively extend certain software modules by
using a special boot mode. For example, the time &
frequency synchronization modules can be replaced by
down-loading the corresponding user software
algorithms to the OAK DSP core.
Electrostatic sensitive device.
Observe precautions for handling.
Block Diagram
RAM
SLI, WAGC
Channel
decoder
U2739M–A
I2S
DAC
Tuner
ADC
Audio
decoder
SPDIF
ROM
Data
decoder
V24/RS232
HSSO
MC
interface
RDI
interface
MCU
SFCO
RDI
Figure 1. Block diagram
Ordering Information
Extended Type Number
U2739M-AFT
U2739M-AFC
CQFP144
Package
T–PQFP–G100
Tray
Tray
Remarks
Rev. A2, 15-Feb-01
1 (70)
U2739M-A
Table of Contents
1
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.1
General . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.2
Channel Decoder . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.3
Audio Source Decoder . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.4
Data Decoder . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.5
Interfaces . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Functional Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Strap Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.1
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2
ADC Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2.1
ADC Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2.2
ADC Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2.3
ADC Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2.4
ADC Interface Timing Parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.3
Tuner Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.3.1
Tuner Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.3.2
Tuner Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4
MC Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.1
MC Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.2
MC Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.3
L3 Bus Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.4
L3 Bus Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.5
I2C Bus Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.6
I2C Bus Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5
C-Bus / BOOT Bus Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5.1
C-Bus Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5.2
C-Bus / BOOT Bus Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5.3
BOOT Bus Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5.4
BOOT Bus Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6
SRAM Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6.1
SRAM Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6.2
SRAM Interface Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6.3
SRAM Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6.4
SRAM Interface Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.7
VCXO Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.7.1
VCXO Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.7.2
VCXO Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5
5
5
5
5
6
6
7
10
11
14
14
14
14
15
15
15
16
16
16
16
16
16
17
18
18
18
19
19
20
20
20
21
21
21
22
23
23
23
23
2
3
4
5
6
2 (70)
Rev. A2, 15-Feb-01
U2739M-A
Table of Contents (continued)
6.8
Audio Interfaces . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.1
I2S Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.2
I2S Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.3
I2S Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.4
I2S Interface Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.5
SP-DIF Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.6
SP-DIF Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.7
SP-DIF Interface Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.8
SP-DIF Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9
RDI Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9.1
RDI Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9.2
RDI Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9.3
RDI Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9.4
RDI Interface Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10
SFCO Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.1
SFCO Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.2
SFCO Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.3
SFCO Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.4
Detailed SFCO Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.5
SFCO Interface Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11
RS232 Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11.1
RS232 Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11.2
RS232 Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11.3
RS232 Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11.4
RS232 Interface Timing Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12
HSSO Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12.1
HSSO Interface Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12.2
HSSO Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12.3
HSSO Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12.4
HSSO Interface Timing Parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.1
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.2
Operating Range . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.3
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MC Command Set . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1
’Set System’ Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.1
Set DAB System Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.2
Set ASD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.3
Set DD1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.4
Set DD2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.5
Set CIF Counter and Occurrence Change . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.6
Set Current SBCHID Long Form . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.7
Set Next SBCHID Long Form . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.8
Set Current SBCHID Short Form . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
24
24
24
24
24
24
25
25
25
25
25
25
25
26
26
26
26
27
28
29
29
29
29
29
29
30
30
30
30
30
31
31
31
31
32
32
32
33
35
36
37
38
40
42
3 (70)
7
8
Rev. A2, 15-Feb-01
U2739M-A
Table of Contents (continued)
8.2
’Set Configuration’ Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.1
Set Global Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.2
Set TS Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.3
Set FS Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.4
Set XO Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.5
Set HSSO / RS232 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.6
Set USE Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.7
Set WAGC Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.8
Set RCC Slot Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.9
Set RFU . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3
’Read Status’ Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3.1
Read Global Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3.2
Read Synchronization Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3.3
Read CIR Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4
’Read Data’ Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.1
Read ASD Header Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.2
Read X–PAD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.3
Read F–PAD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.4
Read AIC Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.5
Read TII Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.6
Read EFC Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.7
Read EFC Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.8
Read RCC Slot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.9
Read Slot Pointer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.10
Read RFU . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Package Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
43
43
44
46
47
48
49
51
52
53
54
54
56
57
58
58
59
60
61
62
63
64
65
66
67
68
9
4 (70)
Rev. A2, 15-Feb-01
U2739M-A
1
1.1
Features
General
D
Digital AGC with a wide gain control range
D
Off-chip de-interleaver memory for full 1.8 Mbit/s
decoding data rate
D
Time & frequency synchronization on DSP OAK core
D
Support of TII decoding and corresponding RDI
insertion (set 2)
D
Support of mode I, II, III and IV acc. to ETS 300 401
D
Time & frequency synchronization with a wide-range
parameter set
D
Optional implementation of user-defined synchro-
nization strategy by using USE boot mode
D
Flexible software configuration:
set 1 – (temic kernel), set 2 – (user extension) concept
D
Automatic mode detection (AMD)
D
FIC on-chip memory, access via MC interface
D
Generation of receiver status information
D
Generation of tuner control signals
D
Generation of pulse width modulated VCXO control
signal
D
Power supply 3.3 V, master clock 24.576 MHz
D
Plastic TQFP100 package or
D
Ceramic QFP144 package for software development
1.3
Audio Source Decoder
D
Supports MPEG1 layer II streams according to ISO/
IEC 11172/3
D
Supports MPEG2 layer II (half sampling rate) streams
according to ISO/IEC 13818–3
D
Supports all bit rates defined in the ETS 300 401
standard
D
I
2
S and SPDIF output interfaces
D
Programmable fader
D
Programmable DRC
D
PAD extraction
1.2
Channel Decoder
1.4
Data Decoder
D
2 independent packet mode decoder
D
Flexible configuration via MC commands
D
Data group length limited to ~1 kbyte each
D
Output via HSSO or V24
D
DD1 option: FIDC decoder
D
Support of AIC decoding (set 2)
D
Demodulation and decoding of up to 64 UEP/EEP
sub-channels
D
Support of dynamic multiplex reconfiguration
(DMR) without mute state
D
Digital Null-Symbol detection (FSYNCH generation)
D
Channel filtering (48 dB)
D
Optional SAW filter equalization
D
Digital AFC (freq. tolerance < 0.5 Hz for mode I)
Rev. A2, 15-Feb-01
5 (70)