DATA SHEET
MOS INTEGRATED CIRCUIT
MC-458CA721ESA,458CA721PSA,458CA721XSA
8M-WORD BY 72-BIT
SYNCHRONOUS DYNAMIC RAM MODULE (SO DIMM)
EO
Description
Features
Part number
MC-458CA721ESA-A80
MC-458CA721ESA-A10
MC-458CA721PSA-A80
MC-458CA721PSA-A10
MC-458CA721XSA-A80
MC-458CA721XSA-A10
The MC-458CA721ESA, MC-458CA721PSA and 458CA721XSA are 8,388,608 words by 72 bits synchronous
These modules provide high density and large quantities of memory in a small space without utilizing the surface-
dynamic RAM module (Small Outline DIMM) on which 5 pieces of 128M SDRAM:
µ
PD45128163 are assembled.
mounting technology on the printed circuit board.
Decoupling capacitors are mounted on power supply line for noise reduction.
•
8,388,608 words by 72 bits organization (ECC type)
•
Clock frequency and access time from CLK
/CAS latency
CL = 3
CL = 2
Clock frequency (MAX.)
125 MHz
100 MHz
Access time from CLK (MAX.)
6 ns
6 ns
6 ns
7 ns
6 ns
6 ns
6 ns
7 ns
6 ns
6 ns
6 ns
7 ns
•
Fully Synchronous Dynamic RAM, with all signals referenced to a positive clock edge
•
Pulsed interface
•
Possible to assert random column address in every cycle
•
Quad internal banks controlled by BA0, BA1 (Bank Select)
•
Programmable burst-length (1, 2, 4, 8 and Full Page)
•
Programmable wrap sequence (Sequential / Interleave)
•
Programmable /CAS latency (2, 3)
•
Automatic precharge and controlled precharge
•
CBR (Auto) refresh and self refresh
•
Single 3.3 V
±
0.3 V power supply
Document No. E0067N10 (1st edition)
(Previous No. M14494EJ3V0DS00)
Date Published January 2001 CP (K)
Printed in Japan
L
The information in this document is subject to change without notice. Before using this document, please
confirm that this is the latest version.
Not all devices/types available in every country. Please check with local Elpida Memory, Inc. for
availability and additional information.
This product became EOL in September, 2002.
Elpida Memory, Inc. is a joint venture DRAM company of NEC Corporation and Hitachi, Ltd.
o
Pr
CL = 3
100 MHz
77 MHz
CL = 2
CL = 3
125 MHz
100 MHz
CL = 2
CL = 3
100 MHz
77 MHz
CL = 2
CL = 3
CL = 2
125 MHz
100 MHz
CL = 3
CL = 2
100 MHz
77 MHz
du
ct
MC-458CA721ESA, 458CA721PSA, 458CA721XSA
•
LVTTL compatible
•
4,096 refresh cycles/64 ms
•
Burst termination by Burst Stop command and Precharge command
•
144-pin small outline dual in-line memory module (Pin pitch = 0.8 mm)
•
Unbuffered type
•
Serial PD
Ordering Information
Part number
Clock frequency
MHz (MAX.)
125 MHz
100 MHz
125 MHz
100 MHz
125 MHz
100 MHz
144-pin Small Outline DIMM
(Socket Type)
Edge connector: Gold plated
31.75 mm height
5 piece of
µ
PD45128163G5 (Rev. E)
(10.16mm (400) TSOP (II))
5 piece of
µ
PD45128163G5 (Rev. P)
(10.16mm (400) TSOP (II))
5 piece of
µ
PD45128163G5 (Rev. X)
(10.16mm (400) TSOP (II))
Package
Mounted devices
EO
MC-458CA721ESA-A80
MC-458CA721ESA-A10
MC-458CA721PSA-A80
MC-458CA721PSA-A10
MC-458CA721XSA-A80
MC-458CA721XSA-A10
L
o
Pr
du
ct
2
Data Sheet E0067N10
MC-458CA721ESA, 458CA721PSA, 458CA721XSA
Pin Configuration
144-pin Dual In-line Memory Module Socket Type (Edge connector: Gold plated)
2
4
6
8
10
12
14
16
18
20
22
24
26
28
30
32
34
36
38
40
42
44
46
48
50
52
54
56
58
60
Vss
DQ 32
DQ 33
DQ 34
DQ 35
Vcc
DQ 36
DQ 37
DQ 38
DQ 39
Vss
DQMB4
DQMB5
Vcc
A3
A4
A5
Vss
DQ 40
DQ 41
DQ 42
DQ 43
Vcc
DQ 44
DQ 45
DQ 46
DQ 47
Vss
CB 4
CB 5
Vss
DQ 0
DQ 1
DQ 2
DQ 3
V
CC
DQ 4
DQ 5
DQ 6
DQ 7
Vss
DQMB0
DQMB1
V
CC
A0
A1
A2
Vss
DQ 8
DQ 9
DQ 10
DQ 11
V
CC
DQ 12
DQ 13
DQ 14
DQ 15
Vss
CB 0
CB 1
1
3
5
7
9
11
13
15
17
19
21
23
25
27
29
31
33
35
37
39
41
43
45
47
49
51
53
55
57
59
/xxx indicates active low signal.
EO
62
64
66
68
70
72
74
76
78
80
82
84
86
88
90
92
94
96
98
100
102
104
106
108
110
112
114
116
118
120
122
124
126
128
130
132
134
136
138
140
142
144
L
CLK0
CKE0
Vcc
Vcc
/RAS
/CAS
/WE
NC
/CS0
NC
NC
NC
NC
CLK1
Vss
Vss
CB 2
CB 6
CB 3
CB 7
V
CC
Vcc
DQ 16
DQ 48
DQ 17
DQ 49
DQ 18
DQ 50
DQ 19
DQ 51
Vss
Vss
DQ 20
DQ 52
DQ 21
DQ 53
DQ 22
DQ 54
DQ 23
DQ 55
Vcc
Vcc
A6
A7
A8
BA0 (A13)
Vss
Vss
A9
BA1 (A12)
A10
A11
Vcc
Vcc
DQMB2
DQMB6
DQMB3
DQMB7
Vss
Vss
DQ 24
DQ 56
DQ 25
DQ 57
DQ 26
DQ 58
DQ 27
DQ 59
V
CC
Vcc
DQ 28
DQ 60
DQ 29
DQ 61
DQ 30
DQ 62
DQ 31
DQ 63
Vss
Vss
SDA
SCL
V
CC
Vcc
61
63
65
67
69
71
73
75
77
79
81
83
85
87
89
91
93
95
97
99
101
103
105
107
109
111
113
115
117
119
121
123
125
127
129
131
133
135
137
139
141
143
o
Pr
CKE0
/CS0
/RAS
/CAS
/WE
SDA
SCL
V
CC
V
SS
NC
Data Sheet E0067N10
A0 - A11
: Address Inputs
[Row: A0 - A11, Column: A0 - A8]
BA0(A13), BA1(A12) : SDRAM Bank Select
DQ0 - DQ63
CB0 - CB7
CLK0, CLK1
: Data Inputs/Outputs
: Data Inputs/Outputs
: Clock Input
: Clock Enable Input
: Chip Select Input
: Row Address Strobe
: Column Address Strobe
: Write Enable
: Serial Data I/O for PD
: DQ Mask Enable
: Clock Input for PD
du
DQMB0 - DQMB7
: Ground
: Power Supply
: No Connection
ct
3
MC-458CA721ESA, 458CA721PSA, 458CA721XSA
Block Diagram
/WE
/CS0
DQMB0
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQMB1
LDQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
UDQM
DQ 8
DQ 9
DQ 10
DQ 11
DQ 12
DQ 13
DQ 14
DQ 15
D0
/CS
/WE
DQMB4
DQ 32
DQ 33
DQ 34
DQ 35
DQ 36
DQ 37
DQ 38
DQ 39
DQMB5
DQ 40
DQ 41
DQ 42
DQ 43
DQ 44
DQ 45
DQ 46
DQ 47
LDQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
UDQM
DQ 8
DQ 9
DQ 10
DQ 11
DQ 12
DQ 13
DQ 14
DQ 15
/CS
/WE
EO
DQ 8
DQ 9
DQ 10
DQ 11
DQ 12
DQ 13
DQ 14
DQ 15
CB 0
CB 1
CB 2
CB 3
CB 4
CB 5
CB 6
CB 7
DQMB2
DQ 16
DQ 17
DQ 18
DQ 19
DQ 20
DQ 21
DQ 22
DQ 23
DQMB3
DQ 24
DQ 25
DQ 26
DQ 27
DQ 28
DQ 29
DQ 30
DQ 31
D3
LDQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
UDQM
DQ 8
DQ 9
/CS
/WE
DQMB6
DQ 48
DQ 49
DQ 50
DQ 51
DQ 52
DQ 53
DQ 54
DQ 55
DQMB7
DQ 56
DQ 57
DQ 58
DQ 59
DQ 60
DQ 61
DQ 62
DQ 63
LDQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
UDQM
DQ 8
DQ 9
DQ 10
DQ 11
DQ 12
DQ 13
DQ 14
DQ 15
/CS
/WE
Remarks 1.
D0 – D4:
µ
PD45128163 (2M words x 16 bits x 4 banks)
2.
The value of all resistors is 10
Ω.
L
D1
DQ 10
DQ 11
DQ 12
DQ 13
DQ 14
DQ 15
LDQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
UDQM
DQ 8
DQ 9
DQ 10
DQ 11
DQ 12
DQ 13
DQ 14
DQ 15
A0 - A11
BA0
BA1
/RAS
/CAS
CKE0
D2
SCL
/CS
/WE
D4
o
Pr
SERIAL PD
A0
A1
A2
du
V
CC
SDA
C
V
SS
A0 - A11 : D0 - D4
A13 : D0 - D4
A12 : D0 - D4
CLK0
10
Ω
CLK1
/RAS : D0 - D4
/CAS : D0 - D4
CKE : D0 - D4
D0 - D4
D0 - D4
CLK : D0 - D4
10 pF
ct
4
Data Sheet E0067N10
MC-458CA721ESA, 458CA721PSA, 458CA721XSA
Electrical Specifications
•
All voltages are referenced to V
SS
(GND).
•
After power up, wait more than 100
µ
s and then, execute power on sequence and CBR (Auto) refresh before proper
device operation is achieved.
Absolute Maximum Ratings
Parameter
Voltage on power supply pin relative to GND
Voltage on input pin relative to GND
Short circuit output current
Power dissipation
Symbol
V
CC
V
T
I
O
P
D
T
A
T
stg
Condition
Rating
–0.5 to +4.6
–0.5 to +4.6
50
5
0 to 70
–55 to +125
Unit
V
V
mA
W
°C
°C
EO
Storage temperature
Operating ambient temperature
Caution
Exposing the device to stress above those listed in Absolute Maximum Ratings could cause
permanent damage. The device is not meant to be operated under conditions outside the limits
described in the operational section of this specification. Exposure to Absolute Maximum Rating
conditions for extended periods may affect device reliability.
Recommended Operating Conditions
Parameter
Supply voltage
High level input voltage
Low level input voltage
Operating ambient temperature
Symbol
V
CC
V
IH
V
IL
T
A
Condition
MIN.
3.0
2.0
–0.3
0
TYP.
3.3
MAX.
3.6
V
CC
+ 0.3
+0.8
70
Unit
V
V
V
°C
Capacitance (T
A
= 25
°
C, f = 1 MHz)
Parameter
Input capacitance
Data input/output capacitance
L
o
Pr
Symbol
C
I1
C
I2
C
I3
C
I4
C
I5
C
I/O
Test condition
CLK0
CKE0
/CS0
DQMB0 - DQMB7
DQ0 - DQ63, CB0 - CB7
Data Sheet E0067N10
MIN.
17
23
TYP.
MAX.
34
37
Unit
pF
A0 - A11, BA0(A13), BA1(A12),
/RAS, /CAS, /WE
du
18
30
30
18
5
5
13
16.5
pF
ct
5